晶圆代工龙头台积电(2330)6日宣布其自行开发完成的65奈米嵌入式DRAM制程已获得长期客户NVIDIA订单并首批生产认证通过,未来将应用在NVIDIA掌上型绘图芯片(GPU)市场。NVIDIA表示,65奈米制程产品线尚未正式发表,不过,台积电向来是NVIDIA主要代工伙伴,掌上型绘图芯片市
晶圆代工龙头台积电(2330)6日宣布其自行开发完成的65奈米嵌入式DRAM制程已获得长期客户NVIDIA订单并首批生产认证通过,未来将应用在NVIDIA掌上型绘图芯片(GPU)市场。NVIDIA表示,65奈米制程产品线尚未正式发表,不过,台积电向来是NVIDIA主要代工伙伴,掌上型绘图芯片市场也是NVIDIA未来相当重视的市场。
日前台积电竞争对手联电(2303)才发布其65奈米SRAM制程接获Cypress Semiconductor订单,同时,外界也多认为,现阶段65奈米制程多半应用于FPGA及手机、网通相关芯片,反倒在绘图芯片领域导入时程较慢。台积电此时宣布65奈米制程获NVIDIA青睐,不仅有与联电互别苗头意味,同时也让外界颇意外其抢进绘图芯片市场的动作实在迅速。
台积电表示,65奈米嵌入式DRAM制程容量高达数兆位级,并且首批产出芯片就成功通过验证。较具意义的是,这套制程完全由台积电与客户共同设计开发,并未引用外在授权。台积电表示,事实上之前90奈米制程世代客户也大量采用此制程宏,目前已经超过10多家客户,到了65奈米制程世代,更具有低耗电及缩小宏尺寸50%的优势。
NVIDIA表示,65奈米制程绘图芯片尚未正式问世,不过,台积电确实是NVIDIA长久以来的主要晶圆代工伙伴,目前包括联电、新加坡特许半导体(Chartered Semiconductor)仍处于少量供应阶段;掌上型产品事业部总经理Michael Rayfield则指出,台积电65奈米嵌入式DRAM制程,提供NVIDIA最先进的掌上型绘图芯片生产平台,进一步提高手机的功能和效率。
值得注意的是,台积电此一制程整合了逻辑与内存功能于面积更小的单芯片(SoC)上,制程金属层最多可达10层,同时,同制程比起同为65奈米制程SRAM组件大小,仅其4分之1,由于65奈米制程容许芯片面积更加短小,更适用于掌上型装置。特许之前也曾与NVIDIA竞争对手ATI宣布合作0.13微米制程掌上型绘图芯片订单。
事实上,65奈米制程已成为晶圆代工厂下半年全力量产主力,台积电客户包括德仪(TI)、博通(Broadcom)、高通(Qualcomm)、Altera、Atheros、飞思卡尔(Freescale);联电也不乏德仪、高通、赛灵思(Xilinx)、Marvell订单挹注;而特许则主要以微软(Microsoft)、超威(AMD)等大客户为主。
网友评论