突破带宽瓶颈,迈向极速巅峰

互联网 | 编辑: 2003-06-25 00:00:00 一键看全文

PCI Express串行连接结构

PCI Express连接包含了多个管线。每一个管线包含了基本连接的两组差分驱动电缆(发送与接受),子连接可以依靠现有的2.5Gbit/s达到10Gbit/s。多重子连接可以联系设备以及芯片等等。看起来,这和利用多重管线的并行界面相当相似,但实际上却是一组独立的串行连接,不会像并行界面那样容易受到信号干扰。

PCI Express的管线位宽可以为x1、x2、x4、x8、x12、x16以及x32等不同形式。一个x1连接拥有4根电线(2组差分信号,一个方向1个),一个x16连接,每个方向就拥有16个差分信号(总共就有32组差分信号),或者64根双向传输数据的电线。高端领域,一个x32连接单向能够传输10GB/s(2.5Gbit/s x 32 / 8 bits)。但由于8b/10b编码,所以嵌入时钟信号要占用20%的管线带宽,所以真正的可用带宽大约为8GB/s。

PCI Express连接为对称结构,两边的管线必须相等。一些业界分析者,如果PCI Express来取代AGP成为图形接口,应该使用非对称结构还非16管线对称接口。他们认为从显卡帧缓冲到主系统内存的数据传输操作相对较少,这样会主板上会增加一些没有必要的信号布线,从而增加成本。

管线的先后次序也可以在每个设备进行交换,差分信号的正负两极是可以翻转的,这样的设计更为灵活,并可以避免布线时的物理信号交叉。如下图,左边的接口一个x2的设备利用x1的位宽与一个x1设备进行通信。

来自程序的数据流可以通过多重管线的PCI Express进行传输,数据流在经过多重管线时就会拆分开并被发送到不同的管线中,并在接受端进行重组数据流。这样可以简化操作,提高效率。

提示:试试键盘 “← →” 可以实现快速翻页 

一键看全文

本文导航

每日精选

点击查看更多

首页 手机 数码相机 笔记本 游戏 DIY硬件 硬件外设 办公中心 数字家电 平板电脑